

























Study with the several resources on Docsity
Earn points by helping other students or get them with a premium plan
Prepare for your exams
Study with the several resources on Docsity
Earn points to download
Earn points by helping other students or get them with a premium plan
Community
Ask the community for help and clear up your study doubts
Discover the best universities in your country according to Docsity users
Free resources
Download our free guides on studying techniques, anxiety management strategies, and thesis advice from Docsity tutors
Very high speed integrated circuit Hardware Description Language
Typology: Summaries
Uploaded on 06/18/2023
1 / 33
This page cannot be seen from the preview
Don't miss anything!
Quarturs programı üzerinde Altera De kartı için proje hazırlama
Altera fpga kartları için derleyici programı Quartus’tur. Aşağıdaki linkten quartus programı indirilebilir; https://www.altera.com/download/dnl-index.jsp
Projenin hedef dizini ve adı seçilir. (dizinde ve isimde türkçe karakter olmaması ve boşluk gibi özel karakterlerin olmaması gerekli)
Projenin hedef dizini ve adı seçilir. (dizinde ve isimde türkçe karakter olmaması ve boşluk gibi özel karakterlerin olmaması gerekli)
Gelen boş ekranda sol üst pencerede gözüken proje isimli logic kapı resmi projenin açıldığını gösterir.
Sol köşedeki yeni ikonu ile yeni kaynak kod dosyası açılabilir. VHDL file seçilerek yeni kod dosyası açılır.
dosyasını proje ismine uygun yazınız. Örnekte counter kodu vardır. Ama projeye göre değiştirilmiştir.
«Analysis&Synthesis» seçilerek kodun yazım doğrulu kontrol edilir. (Sentez edilir.)
Altera ile beraber yüklene Modelsim programı ücretsizdir. Modelsim programı adresinden öğrenci sürümü indirilebilir http://model.com/content/modelsim-pe- student-edition-hdl-simulation Program yüklendikten sonra sitesine yönlenerek lisans almanızı sağlar.
Simülasyon işlemine başlamak için herhangi bir derleyicide yazılan VHDL kodunda ‘error’ olmadığı doğrulanmalıdır.
New->Library açılır. gelen ekrandan ayar yapılabilir. (yapılmasa da olur «ok»)
‘Compile’ seçilerek proje dosyaları eklenir.
Simulasyon işlemi zamana göre adım adım ilerlemektedir.
Öncelikle simülasyon sinyalleri yani modelin ‘entity’ kısmındaki in/out’lar simülasyona eklenir.